高电平;所谓下,是指wd=%E4%BD%8E%E7%94%B5%E5%B9%B3&hl_tag=textlink&tn=SE_hldp01350_v6v6zkg6">低电平。上拉,就是通过一个电阻将信号接电源"/>

上拉电阻和下拉电阻

Posted claireyuancy

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了上拉电阻和下拉电阻相关的知识,希望对你有一定的参考价值。

所谓上。就是指高电平;所谓下,是指低电平。上拉,就是通过一个电阻将信号接电源。一般用于时钟信号数据信号等。下拉。就是通过一个电阻将信号接地,一般用于保护信号。
这是依据电路须要设计的,主要目的是为了防止干扰,添加电路的稳定性。
假如没有上拉。时钟和数据信号easy出错,毕竟,CPU的功率有限。带非常多BUS线的时候,提供高电平信号有些吃力。

而一旦这些信号被负载或者干扰拉下到某个电压下。CPU无法正确地接收信息和发出指令。仅仅能不断地复位重新启动。 假如没有下拉,保护电路极易受到外界干扰。使CPU误以为被保护对象出问题而採取保护动作。导致误保护。 上拉下拉,要依据电路要求来设置。


加装上拉电阻下拉电阻就是从电源V+或V-端到集成电路器件输出端加装一个电阻。详细操作非常easy,就是直接在器件的输出脚到电源V+或V-端焊接一个电阻就可以。
1、上拉电阻对器件注入电流,常见的加装目的有两个:
(1)提高输出电平

如TTL输出驱动COM的电平匹配。这是很必要的。


(2)加大输出驱动能力,但对于非OC或OD输出型电路其作用是有限的,假设用于驱动类似LED不加上拉或下拉电阻也是能够的,应该从负载限流电阻等方面考虑解决,假设负载比較重,应该加装输出缓冲或功率驱动电路
对于OC或OD电路。必须由上拉电阻提供输出电流通道。否则不能工作,因此。在设计和生产时已经安装,就不必再加装了。


2、下拉电阻添加器件输出电流,主要用来设定低电平阻抗匹配
3、加装的电阻值大小因加装目的、负载情况以及器件极限參数等条件而异。阻值的大小决定加装作用的弱强。
详细原理图随后绘制上传。

上传原理图。顺便说明,为了不引起误会,图中把上拉电阻和下拉电阻分别画在输出和输入端了。在本级的输入端安装能够看作是前级的输出端安装下拉电阻。其实,选择安装下拉电阻时基本上都是设在后级的输入端。一是前级无输出时下拉以确保后级的输入电平为低电平。二是与前级阻抗匹配。

 

技术分享









以上是关于上拉电阻和下拉电阻的主要内容,如果未能解决你的问题,请参考以下文章

上拉和下拉的解释

上拉和下拉的解释

上拉电阻与下拉电阻讲解

上拉电阻和下拉电阻的用处和区别

上拉电阻和下拉电阻

上拉电阻和下拉电阻