USB小白学习之路 CY7C68013A Slave FIFO模式下与FPGA通信

Posted kybyano

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了USB小白学习之路 CY7C68013A Slave FIFO模式下与FPGA通信相关的知识,希望对你有一定的参考价值。

CY7C68013A Slave FIFO模式下与FPGA通信

CY7C68013A的时钟是由FPGA提供的24MHz,RESET引脚也是由FPGA控制。

1、开始时没有给FPGA烧录程序,将CY7C68013A接到PC上,安装驱动后,是检测不到device的,经查找,原因有两个:

  ①没有时钟,这种情况下需要先让FPGA跑起来,为CY7C68013A提供时钟

  ②复位引脚没有控制,因为CY7C68013A的复位时低有效,如果FPGA的引脚不控制,就会使得此引脚电平不固定,CY7C68013A处于复位状态,PC检测不到。

2、

以上是关于USB小白学习之路 CY7C68013A Slave FIFO模式下与FPGA通信的主要内容,如果未能解决你的问题,请参考以下文章

(转)USB小白学习之路(12) Cy7c68013固件之Slave FIFO

(转)USB小白学习之路(10) CY7C68013 Slave FIFO模式下的标志位

(转)USB小白学习之路FX2LP cy7c68013——Slave FIFO 与FPGA通信

USB小白学习之路 Cypress固件架构解析

USB小白学习之路端点IN/OUT互换

CY7C68013 USB接口相机开发记录 - 第一天