JESD79-5 DDR5 设计标准

Posted chengo

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了JESD79-5 DDR5 设计标准相关的知识,希望对你有一定的参考价值。

7月16日,JEDEC固态技术协会发布其下一个主流存储器标准DDR5 SDRAM的最终规范,这将标志着计算机存储器开发的一个重要里程碑。


自90年代末以来,DDR的最新版本一直在驱动PC,服务器以及所有产品之间的发展,DDR5再次扩展了DDR内存的功能,使峰值内存速度提高了一倍,同时也大大增加了内存大小。

技术图片

DDR5 RAM的新功能

决策反馈均衡(DFE)等新功能可实现输入和输出速度的缩放,以提供比上一代产品更高的带宽,并有望提供4.8 Gbps(启动时为50 Gbps)。比当前的DDR4(运行速度为3.2 Gbps)快50%。

在其附加功能中,我们发现:

  • 细粒度的更新功能:与DDR4相比,任何存储库更新都可以将设备的延迟提高到16 Gbps。通过允许某些存储库与其他存储库同时使用进行更新,同一存储库的自动更新可提供更好的性能。
  • 内置ECC和其他缩放功能允许在高级过程节点上进行批量生产。
  • 与DDR4相比,当Vdd从1.2V降至1.1V时,能效得到改善。
  • 使用的MIPIÒ联盟I3C基本规范的系统管理总线。
  • 在模块级别,DIMM设计中的电压调节器可实现更轻松的可扩展性,更好的电压容限以实现更好的DRAM性能,并有可能进一步降低功耗。

预计到2021年,基于新标准的硬件将在服务器级别开始采用,然后再推广到客户端PC和其他设备。

DDR5设计标准:JESD79-5 DDR5 Spec Early Draft

规范文件免费下载:硬件之家,http://www.allchipdata.com/archives/2311

以上是关于JESD79-5 DDR5 设计标准的主要内容,如果未能解决你的问题,请参考以下文章

痞子衡嵌入式:并行接口NAND互操作性标准(JEDEC-JESD230)

痞子衡嵌入式:通用NOR接口标准(CFI-JESD68)及SLC Parallel NOR简介

可靠性设计之热设计

[4G+5G专题-142]: RF- JESD接口简介

影驰GAMER RGB DDR5-5600评测

pcb设计规范国家标准