IC基础:设计中常见的时序问题

Posted streetlive

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了IC基础:设计中常见的时序问题相关的知识,希望对你有一定的参考价值。

1.扇出太多引起的时序问题

  信号驱动非常大,扇出很大,需要增加驱动能力,如果单纯考虑驱动能力可以尝试增加 buffer 来解决驱动能力,但在插入buffer的同时增加了 route 的延时,容易出现时序报告评分问题。

  解决该问题常用方法为进行驱动信号逻辑复制,即对扇出很大的信号产生逻辑进行多次复制,生成多路同频同相的信号去驱动下级逻辑电路。保证了时延同时也增大了驱动能力。但是该方法在使用过程中可以和buffer一起使用,平衡资源利用率和时延,防止资源分配不均或者时序考虑不周。

2.对于时钟频率要求较高导致的上升沿下降沿对不同的寄存器操作的问题

  首先分析该问题产生原因,如果上升沿下降沿都使用,就相当于是电平触发,电平触发比时钟沿触发更容易受到干扰,所以,一般不同时,对一个时钟的上升沿和下降沿分别对不同的寄存器操作。

  1)将时钟通过MMCM或者PLL产生180相移产生新的时钟,新的始终的上升沿就是原时钟的下降沿,从而实现都为上升沿触发。

  2)使用全局时钟资源中的 INV 实现对原时钟信号取反,然后新的时钟信号的上升沿就是原时钟的下降沿。

  另外对于其他方法要思考,比如对原时钟信号进行倍频实现上升沿下降沿均为上升沿,这个方法直接提升系统时钟速率一倍,如果不是时钟速度太高这个上升沿下降沿问题也不会出现了,故,该方法暂不考虑。还有就是对于时钟的使用一定要使用PLL或者MMC这些专门的时钟内核生成

3.布局太差导致的布线延迟太高问题

  布线延迟太高问题一般有两种情况:

    1)一种是布线扇出太多导致的问题,另外再对扇出太多补充一点,扇出太多而增加buffer提高驱动能力,而普通I/O信号或片内信号进入BUFG到从BUFG输出,有大约10ns的固定时延,但是BUFG到片内所有单元的延时可以忽略为0ns。这个问题在问题1中已经给出了解决方案,也就是通过逻辑复制的方法解决。

    2)是本身各种信号扇出并不多,逻辑时间也不是很大,但是布线延迟很大,这种问题就是布局太差的问题。

      相应的解决方案有:通过ISE布局工具中调整布局的努力程度(effort level),特别努力程度(extra effort),MPPR选项,实在不行的话就尝试使用Flootplanner相对区域约束重新对设计进行布局规划。

4.出现逻辑级数过多情况

也就是逻辑计算时间比较大,这种情况一般不属于时序问题,而属于程序编写问题,尽量不要嵌套IF ELSE语句或者CASE语句嵌套能用CASE语句尽量不用IF ELSE语句,还有就是在使用IF 语句和CASE语句时注意防止产生不必要的锁存器

 

等待继续补充。。。

 

以上是关于IC基础:设计中常见的时序问题的主要内容,如果未能解决你的问题,请参考以下文章

IC基础:设计中常用的时序优化方法

IC基础:设计中常用的时序优化方法

VIVADO时序约束及STA基础

IC基础:时序分析过程需要的相关计算以及处理方法

IC基础:时序分析过程需要的相关计算以及处理方法

数字IC前端常见笔/面试问题VerilogSystemVerilogUVM篇(附详细解答)