IC 设计工具篇 -- 寄存器模块生成脚本设计过程(verilog 版)

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了IC 设计工具篇 -- 寄存器模块生成脚本设计过程(verilog 版)相关的知识,希望对你有一定的参考价值。

参考技术A 1.读取寄存器列表
2.对没有制定默认值的地方进行添加,没有地址的使用前面进行累加
3.检查地址、bit位有无粘连
4.产生输入输出端口
5.产生localparam 地址内容
6.产生后续会使用到的信号定义
7.产生寄存器写使能逻辑
8.产生每个寄存器的写过程和输出信号拆分和读取信号合并内容
9.产生寄存器读逻辑
10.合并上述内容进行输出

以上是关于IC 设计工具篇 -- 寄存器模块生成脚本设计过程(verilog 版)的主要内容,如果未能解决你的问题,请参考以下文章

IC设计前后端流程与EDA工具

数字IC设计工具教程——VCS常用命令

数字ic设计|ASIC芯片开发过程

数字ic设计|ASIC芯片开发过程

收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|

收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|