Altera PLL应用中注意的问题
Posted 中国的孩子
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了Altera PLL应用中注意的问题相关的知识,希望对你有一定的参考价值。
无论是差分转单端信号还是单端信号转差分信号,都要都要用到altiobuf。而且在pin planner中要设置管脚的标准为差分的
而且要注意管脚的正负极性。
今天用FPGA做测试:把专门用于PLL的输出差分管脚上用作单端,给两个脚分别输出不同的单端时钟信号时,
时钟信号特别乱,可能是两个脚之间相互影响的原因。其实应该查看文档,看这对差分信号是否可以
支持两个单端输出。
PLL的相移方向
PLL的四种工作模式
1、 标准模式
在标准模式下,PLL对GCLK网络所产生的延迟进行完全补偿。标准模式中的内部时钟是与输入时钟管脚相位对齐的。在此模式中,外部时钟输出管脚会产生相对于时钟输入管脚的相位延迟。因此,这种模式一般用于产生FPGA内部用时钟,但一般不将时钟输出给FPGA外部使用。 标准模式下PLL时钟之间的相位关系如下图所示。
2、源同步模式
如果数据和时钟同时到达输入管脚,那么在I/O单元输入寄存器的数据与时钟端口,数据与时钟之间的相位关系保持不变。此模式可用于源同步数据传输,只要I/O单元上的数据与时钟都使用同一I/O标准,这两个信号就会经历类似的缓冲器延迟。
源同步模式弥补了时钟网络的延迟和以下这两条路径之间的延迟:
数据脚PIN到IOE寄存器输入的延时
时钟输入PIN到PLL FPD输入延时
无补偿模式
在该模式下,PLL不对任何时钟网络进行补偿。这种模式能提供更佳的抖动性能,因为反馈到PFD中的时钟不经过某些电路。相对PLL输入,PLL内部以及外部时钟输出均有相位偏移。因此,一般不选用这种模式。在该模式下,PLL时钟之间的相位关系如下图所示。
零延迟缓冲模式
在该模式下,外部时钟输出管脚与时钟输入管脚是相位对齐的,没有延迟。当使用该模式时,需要在输入时钟与输出时钟上使用同一I/O标准,以确保输入与输出管脚上的时钟对齐。因此,这种模式一般用于FPGA给外部输出时钟信号。 在该模式下,PLL时钟之间的相位关系如下图所示。
以上是关于Altera PLL应用中注意的问题的主要内容,如果未能解决你的问题,请参考以下文章
[从零开始学习FPGA编程-54]:高阶篇 - 基于IP核的FPGA开发-PLL锁相环IP核的原理与配置(Altera)
Quartus 15.0/Quartus 13.1中出现使用PLL时 Megawizard broken ,无法使用PLL,软件崩溃等问题