简单数字电路1-全加器-半加器

Posted super_star123

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了简单数字电路1-全加器-半加器相关的知识,希望对你有一定的参考价值。

了解到实际上数字逻辑电路的与门或门非门的基本组成单元有三种,分别是互补型的CMOS逻辑、TTL逻辑以及传输门逻辑三种,其中互补型的CMOS逻辑因其功耗低,工艺集成度高,组合逻辑实现简单以及能够根据简单规则自动生成任意的复杂逻辑门,在自动化上有极大的优势,而得到了广泛的使用。

CMOS的原则,所有“与逻辑”=NMOS串联,“或逻辑”=NMOS并联,PMOS相反互补,将生成的NMOS与PMOS互补,即将两种情况下的输出节点连在一起,在加反向器即可实现。

进行设计是需要注意的典型缺陷:PMOS与NMOS不平衡导致的上拉通路与下拉通路驱动能力不对称,大的复杂逻辑需要分割成小的逻辑实现,负责会出现,上了或者下拉通路太长,驱动能力不足的问题。

 半加器——一位全加器——多位全加器

半加器指的是输入A,B,输出S,C,也就是说没有进位输入信号

全加器:带进位输入和输出的加法器,一位全加器三个输入分别是,两个加数和一个进位输入,输出为和以及向高位进位D

根据真值表得到输出表达式,然后构建对应的数字电路即可

 https://www.jianshu.com/p/33f866fa822b讲的非常全面,加法器的设计。

那么多位全加器的实现就是在一位全加器的基础上进行级联来实现。

 

以上是关于简单数字电路1-全加器-半加器的主要内容,如果未能解决你的问题,请参考以下文章

FPGA学习-7:较为复杂的组合电路 上

算术运算电路

数字电路 超前进位加法器设计(采用全加器级联)

RTL基本知识:全加器设计(VHDL)

怎么用与门、或门、非门设计出异或门电路

1.半加器