MIPI的走线阻抗

Posted 花形

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了MIPI的走线阻抗相关的知识,希望对你有一定的参考价值。

MIPI的走线阻抗100欧的要求是根据LVDS(Low Voltage Differential Signaling)电平定义的。

LVDS差分信号PN两线最大幅度是350mV,内部一个恒流源电流是3.5mA.于是终端匹配电阻是100 Ohm

也就是PN之间的等效阻抗是100欧姆。这就是协议规定的。

如果小于100欧姆,终端输出电平幅度不够,loss增大。

如果大于100欧姆,电流源拉出功率(驱动能力)不足,容易被干扰

mipi信号一般是差分信号,差分信号为一正一负两根trace,两者之间相位差180度,可以抑制共模干扰(同样的一个干扰源,在两根信号上形成同样的干扰波形,最终一正一负正好抵消),还可以提升信号幅度(一正一负,两者的幅度相当于一根线上的幅度的两倍)。差分信号还有紧耦合和松耦合两种方式,松耦合可以在两根线之间铺地来进一步避免两者之间的耦合(串扰),紧耦合时两根线可以贴的很近,不管紧耦合还是松耦合,差分信号主要还是靠地平面来做返回路径。

以上是关于MIPI的走线阻抗的主要内容,如果未能解决你的问题,请参考以下文章

MIPI归纳---为什么阻抗为100欧姆

求教LVDS和MIPI接口区别

PCB走线为啥一般都是45度角的

Altium Designer中都有哪些小技巧

MIPI CSI-2---DVP---FPD-Link III --- LVDS 接口区别

手机mipi显示接口定义