PCB差分线学习

Posted veis

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了PCB差分线学习相关的知识,希望对你有一定的参考价值。

问:何为差分信号?
答:通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。
问:差分线的优势在哪?
答:差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:
a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。
b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。
问:如何才能保证差分走线具有良好的隔离和屏蔽呢?
答:增大与其它信号走线的间距是最基本的途径之一,电磁场能量是随着距离呈平方关系递减的,一般线间距超过4 倍线宽时,它们之间的干扰就极其微弱了,基本可以忽略。此外,通过地平面的隔离也可以起到很好的屏蔽作用,这种结构在高频的(10G 以上)IC 封装 PCB 设计中经常会用采用,被称为 CPW 结构,可以保证严格的差分阻抗控制(2Z0)
 
PS:出自WWW.PCBBAR.COM

以上是关于PCB差分线学习的主要内容,如果未能解决你的问题,请参考以下文章

AD如何自动调整差分线到铜皮间距

PCB 拼版要点

差分线Layout的两个误区

stm32开发板pcb板usb部分需要阻抗匹配吗

AD9不能修改差分布线的间距吗?

Altium Designer 中差分走线