Hi3521的Hi3521 芯片主要特点

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了Hi3521的Hi3521 芯片主要特点相关的知识,希望对你有一定的参考价值。

参考技术A

􀁺 ARM Cortex A9 @Max. 930MHz
− 32KB L1 I-Cache,32KB L1 D-Cache
− 256KB L2 Cache 􀁺 H.264 Baseline Profile Level5.0
􀁺 H.264 Main Profile Level5.0
􀁺 MJPEG/JPEG Baseline 􀁺 H.264&JPEG 多码流编解码性能:
− 16CIF@30fps+16QCIF@30fps编码+16CIF@30fps解码+JPEG抓拍D1@8fps
− 1x720P@30fps+VGA@30fps编码+7D1@30fps+7CIF@30fps编码+1D1@30fps解码+JPEG抓拍@4fps
− 8x960H@30fps+8CIF@30fps编码+1x960H@30fps解码+ JPEG抓拍960H@4fps
− 8D1@30fps+8CIF@30fps编码+4D1@30fps解码+JPEG抓拍D1@4fps
− 1x720P@30fps+VGA@30fps编码+4D1@30fps+4CIF@30fps编码+4D1@30fps解码+JPEG抓拍@4fps
− 4x960H@30fps+4CIF@30fps编码+4x960H@30fps解码+ JPEG抓拍960H@4fps
− 4x720P实时解码
􀁺 CBR/VBR/ABR 码率控制,16Kbit/s~40Mbit/s
􀁺 编码帧率支持1 fps~60fps
􀁺 支持感兴趣区域(ROI)编码
􀁺 提供彩转灰编码 􀁺 支持de-interlace、图像增强、边缘增强、3D 去噪等前、后处理
􀁺 支持视频、图形输出抗闪烁处理
􀁺 支持视频1/8~8x 缩放
􀁺 支持图形1/2~2x 缩放
􀁺 支持8 个区域的编码前处理OSD 叠加
􀁺 视频层、图形层Alpha 叠加 􀁺 硬件实现多协议音频编码,支持ADPCM、 G.711、G.726
􀁺 软件实现多协议音频解码 􀁺 硬件实现AES/DES/3DES 加解密算法
􀁺 数字水印 􀁺 视频输入接口
− 4xBT656@108/144MHz,支持16CIF/8 x 960H实时视频输入
− 2xBT1120@148.5MHz,支持2x1080p实时视频输入
− 4xBT656@148.5MHz,支持4x720P实时视频输入
􀁺 视频输出接口
− 支持HDMI 1.3+VGA +CVBSx2多视频输出;HDMI与VGA同源输出
− 支持1xLCD,或1xBT1120@148.5MHz,或1xBT656@27MHz数字视频输出;
− HDMI/VGA最高分辨率支持1080P@60fps
− 提供三层图形层,格式为RGB1555、RGB8888可配置,最大分辨率为1920x1080
− 提供一层硬件鼠标层,格式为RGB1555、RGB8888可配置,最大分辨率为128x128
− 提供1层独立的视频PIP层 􀁺 4 个标准I2S 接口
− 2个支持输入
− 1个支持输入输出
− 1个支持HDMI I2S输出 􀁺 1 个GMAC 接口
− 支持RGMII和MII模式
− 支持10/100Mbit/s全双工或半双工模式
− 1000M全双工模式
− 支持TOE,降低CPU开销 􀁺 2 个SATA2.6 接口
− 支持PM功能
− 支持eSATA
􀁺 4 个UART 接口
􀁺 1 个SPI 接口,支持4 个片选
􀁺 IR 接口、I2C 接口、GPIO 接口
􀁺 1 个SDIO2.0 接口,最大支持32GB
􀁺 2 个USB 2.0 HOST 接口,支持Hub 功能 􀁺 1 个16bit/32bit DDR2/3 SDRAM 控制器接口
− 最高频率620MHz
− 支持ODT功能
− 最大容量支持1GB
− 支持自动功耗控制
􀁺 SPI Nor Flash 接口
− 1、2、4bit SPI Nor Flash
− 2个片选
− 每个片选最大容量支持32MBytes
􀁺 NAND Flash 接口
− 8bit数据位宽
− 支持SLC、MLC
− 支持1、4、24bit ECC
􀁺 内置2KB bootrom 和10KB SRAM 􀁺 bootrom 启动
􀁺 SPI nor flash 启动
􀁺 Nand Flash 启动 􀁺 提供基于Linux 3.0 的开发包
􀁺 提供H.264 的高性能PC 解码库 􀁺 功耗
− 3.5W典型功耗
− 支持多级功耗控制
􀁺 工作电压
− 内核电压为1.0V
− IO电压为3.3V/ 2.5V,容限电压为5V
− DDR2/3 SDRAM接口电压为1.8/1.5V
− 工作环境温度为-20℃~+70℃
􀁺 封装
− RoHS,EHS-FCBGA449
− 管脚间距:Core区域为0.8mm,其他区域为0.65mm
− 19mmx19mm封装大小

海思Hi3518A 海思Hi3518C 海思Hi3518E 这几个芯片都有什么区别么

     在3518A、3518C的基础上深化完善,推出了Hi3518E。作为新一代IP民用摄像机SoC,Hi3518E集成新一代ISP,优化了编码前图像处理算法,采用新一代H.264编码器。同时采用业内领先的低功耗工艺和内部低功耗架构设计,使得Hi3518E在低码率,高图像质量,低功耗方面持续引领行业水平。Hi3518E集成DRAM,POR,RTC,AudioCodec,Sensor电平转换以及各种时钟输出等,将极大的降低IP摄像机的ebom成本。与海思DVR/NVR芯片相似的SDK设计,能够支撑客户快速产品量产,并实现DVR/NVR和IP摄像机的系统布局。
Hi3518E内嵌DDR的设计,能进一步降低方案商和制造商的生产成本和开发周期,尤其适合消费类市场价格敏感和“短平快”的特点,将成为厂家抢占民用市场的“利器”。

Hi3518E植入Danale物联云平台服务,进一步降低了厂商二次开发工作量,完善了IPC摄像机的即插即用功能,并且提供IOS、Andriod、PC等多种客户端软件,软件包含P2P观看、报警推送等基础功能和云存储、云推送、云值守、云分享等增值服务。另外,大拿可提供包括用户管理接口、标准API与客户端、个性化定制等服务,省去厂商自建平台、部署和维护服务器、租用IDC服务、缴纳license费用等成本,大幅缩短技术开发周期。



以上是关于Hi3521的Hi3521 芯片主要特点的主要内容,如果未能解决你的问题,请参考以下文章

hi3520的Hi3520 芯片主要特点

移植命令和库到海思相关芯片

海思Hi35xx uboot启动分析总结

Hi3518C的主要特点

LuoguP3521 [POI2011]ROT-Tree Rotations

P3521 [POI2011]ROT-Tree Rotations