触发器链的应用——同步器与边沿检测电路

Posted lizhiqing

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了触发器链的应用——同步器与边沿检测电路相关的知识,希望对你有一定的参考价值。

 

主要内容

  • 多级延迟触发器电路
  • 同步器
  • 边沿检测电路
  • 与移位寄存器的区别

1、多级延迟触发器电路

定义:是多个触发器串联组合,每进行一次传输,数据就延迟一个周期。可以通过增加触发器的数量来决定延时的拍数。

module    DFF_N #(parameter N=3)(
    input                         clk,
    input                         reset,
    input             [N-1:0]     D,
    output    reg     [N-1:0]     Q
);
    reg    [N-1:0]        d0;
    reg    [N-1:0]        d1;

    always @(posedge clk or negedge reset)
        if(!reset)
            begin
                d0 <= 0;
                d1 <= 0;
                Q   <= 0;
            end
        else
            begin
                d0 <= D;
                d1 <= d0;
                Q   <= d1;
            end

endmodule

上述代码中d0是输入信号D延迟一级采样或称为延迟一拍的信号,以此类推d1是延迟两拍信号,Q是延迟三拍信号。可以通过修改N来确定信号的位宽,和修改部分代码决定延迟的拍数。

技术图片

 

 

作用:使用如上延迟触发器链可以对D信号进行延吃操作。

2、同步器

同步器的两种类型:见https://www.cnblogs.com/lizhiqing/p/12059436.html

3、边沿检测电路

定义:待检测的信号的上升沿或者下降沿到来时,会输出一个脉冲信号。

技术图片

检测方法:

  • 上升沿:原始信号与延迟一拍的信号d0的反向信号
  • 下降沿:原始信号取反,与延迟一拍的信号d0

如果担心采样不稳定,可以使用d1代替d0。

技术图片

 

 

技术图片
module side_detect #(parameter  N=1)(
        input                   clk,
        input                   reset,
        input           [N-1:0] D,
        output          [N-1:0] D_rising_edge,
        output          [N-1:0] D_falling_edge,
        output  reg     [N-1:0] Q
);
    reg [N-1:0] d0;
    reg [N-1:0] d1;
    
    always @(posedge clk or negedge reset)
        if(!reset)
            begin
                d0 <= 0;
                d1 <= 0;
                Q  <= 0;
            end
        else
            begin
                d0 <= D;
                d1 <= d0;
                Q  <= d1;
            end
    assign  D_rising_edge = D & ~d0;
    assign  D_falling_edge = ~D & d0;
endmodule
边沿检测
技术图片
module tb_edge_dec #(parameter N=1)();
    wire     D_rising_edge;
    wire     D_falling_edge;
    wire     Q;
    reg             clk;
    reg             reset;
    reg             D;
    
    side_detect inst_edge(
    .clk                (clk),
    .reset              (reset),
    .D                  (D),
    .D_rising_edge      (D_rising_edge),
    .D_falling_edge     (D_falling_edge),
    .Q                  (Q)
    );
    
    initial
        begin
            #0      reset = 0;
                    clk = 0;
            #10     reset = 1;
        end
    always #10 clk = !clk;
    
    initial
        begin
            repeat(20)
            #20 D = {$random} % 2;
        end
endmodule
边沿检测_testbench

技术图片

 

4、与移位寄存器区别

  • 移位寄存器用于实现串转并的功能,每个触发器的输出都可读;而用于延时的触发器链每个触发器的输出仅作为内部信号;
  • 移位寄存器能根据控制信号的要求决定移动位数,触发器链则是通过触发器的数量来决定延迟的时长;

 

以上是关于触发器链的应用——同步器与边沿检测电路的主要内容,如果未能解决你的问题,请参考以下文章

从多级延迟触发器到边沿检测

从多级延迟触发器到边沿检测

从延迟触发器链到边沿检测

边沿检测电路

边沿检测电路设计verilog

边沿检测电路设计verilog