三段式有限状态机Verilog代码

Posted pg13

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了三段式有限状态机Verilog代码相关的知识,希望对你有一定的参考价值。

状态机由状态寄存器和组合逻辑电路构成,能够根据控制信号按照预先设定的状态进行状态转移,是协调相关信号动作、完成特定操作的控制中心。有限状态机简写为FSM(Finite State Machine),主要分为2大类:
第一类,若输出只和状态有关而与输入无关,则称为Moore状态机。
第二类,输出不仅和状态有关而且和输入有关系,则称为Mealy状态。
module FSM(
    input clk,
    input clr,
    input x,
    output reg z,
    output reg [1:0] current_state,next_state
    );//101序列检测器;
//FSM中主要包含现态CS、次态NS、输出逻辑OL;
    parameter S0=2b00,S1=2b01,S2=2b11,S3=2b10;//状态编码,采用格雷编码方式,S0为IDLE;

/*------------------次态和现态的转换---------------*/    
always @(posedge clk or negedge clr) begin
        if(clr)
            current_state<=S0;
        else
            current_state<=next_state

end /*------------------现态在输入情况下转换为次态的组合逻辑---------------*/ always @(current_state or x) begin case(current_state) S0:begin if(x) next_state<=S1; else next_state<=S0; end S1:begin if(x) next_state<=S1; else next_state<=S2; end S2:begin if(x) next_state<=S3; else next_state<=S0; end S3:begin if(x) next_state<=S1; else next_state<=S2; end default:next_state<=S0; endcase end /*------------------现态到输出的组合逻辑---------------*/ always @(current_state) begin case(current_state)//从S3要变化到S2这一刻; S3:z=1b1; default:z=1b0; endcase end endmodule

 

 



以上是关于三段式有限状态机Verilog代码的主要内容,如果未能解决你的问题,请参考以下文章

如何用verilog设计有限状态机

verilog状态机中的一个状态执行时间问题

verilog中的隐式状态机和显示状态机?

Verilog三段式状态机描述

verilog三段式状态机中的问题,第三个always

Verilog 三段式状态机中第三个always块的问题