Vivado中debug用法
Posted lionsde
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了Vivado中debug用法相关的知识,希望对你有一定的参考价值。
Vivado和ISE相比ChipScope已经大幅改变,很多人都不习惯。在ISE中称为ChipScope而Vivado中就称为in system debug。下面就介绍Vivado中如何使用debug工具。
Debug分为3个阶段:
1. 探测信号:在设计中标志想要查看的信号
2. 布局布线:给包含了debug IP的设计布局布线
3. 分析:上板看信号
一 探测信号
探测信号有2种方法一种是直接在HDL源代码中用(*mark_debug = “true”*)标识出要探测的信号 另一种是 在综合过后的网表文件中添加标志。
1 .在HDL源代码中添加标志
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_201710280745231HRbM.jpg)
然后点击open Synthesized Design
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452327Tpk.jpg)
然后点击Tools-> Set Up Debug
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_201710280745233g5Xs.jpg)
点击 Next
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_201710280745234fdMl.jpg)
点击Add/Remove Nets
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_201710280745235D8S1.jpg)
点击find会出来所有信号。如果需要添加debug的信号,从左边框中选择所需信号,点击按 钮加到右边来。如果需要去除不需要的debug信号,从右边框中选择所需信号,点击
按钮就 去除了。选好信号之后,在右下角点击Ok按钮。
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452380ZHB.jpg)
在此框中为所有debug信号选择时钟域,选择debug信号,右键选择Select Clock Domain。注意每一个时钟域对应一个单独的ILA 2.0core。
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_201710280745239YlCy.jpg)
在此框中选择所需时钟,点击ok
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452310PL10.jpg)
点击next
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_20171028074523110muj.jpg)
然后继续下面的Implement 流程
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452312pnWT.jpg)
点击Save保存修改后的工程
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452313d1yz.jpg)
后面像以前一样等工程跑结束。
2.在网表文件中添加标志
网表文件添加标志,第一步也是打开综合后设计。如下图所示
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452314npvx.jpg)
第二步是打开debug窗口
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452315ZIoB.jpg)
Open synthesized Design之后,有2种方法来标志debug信号
(1) 第一种方法是在Netlist窗口中选择信号,右键点击Mark Debug
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452316iBul.jpg)
(2) 第二种方法是在Tools中选择Setup Debug 推荐使用此方法
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452317fo2s.jpg)
然后和前面一样继续跑工程。
二 上板调试
上板的时候选择Open hardware session ,然后Open a new hardware target
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_20171028074523185Inz.jpg)
选择next
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452319Tppt.jpg)
选择next
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452320zM2Q.jpg)
选择Next
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452321aIK5.jpg)
选择FPGA来配置文件
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452322zc0Z.jpg)
注意移到另一台电脑看debug信号时,必须将debug_nets.ltx 文件和bit文件一起移过去。如下图红框所示
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452323vXGV.jpg)
如果需要设置触发条件,选择Windows –> Debug Probes
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452324x9W0.jpg)
在Debug Probe窗口中选择需要设置的信号,然后设置触发条件。在Trigger Pos中可以设置抓取到触发信号跳变前N个时钟周期可以被抓到
![点击图片可在新窗口打开 技术分享图片](http://xilinx.eetop.cn/attachments/2017/10/3_2017102807452325060A.jpg)
以上是关于Vivado中debug用法的主要内容,如果未能解决你的问题,请参考以下文章