MZ7035-035/045核心模块硬件手册
Posted milianke
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了MZ7035-035/045核心模块硬件手册相关的知识,希望对你有一定的参考价值。
1产品概述
自2017年MZ7035系列开发平台发布以来,MZ7035系列开发平台和核心模块经过多次迭代升级,在工业自动化、水利电力控制设备、医疗图像设备等领域广泛应用,产品性能接受了广大客户的检验,稳定可靠。2021年因芯片普遍紧缺涨价,MZ7035核心模块再次升级以确保供货稳定和降低用户的使用成本。
2硬件参数概述
MZ7035FA-035硬件参数 | ||||
SOC型号 | XC7Z035FFG676-2I/ XC7Z045FFG676-2I | |||
ARM主要参数 | Cortex-A9 双核主频 800M | |||
FPGA主要参数 | 型号 | XC7Z035FFG676-2I | XC7Z045FFG676-2I | |
架构 | Kintex7 | Kintex7 | ||
速度等级 | -2 | -2 | ||
逻辑单元(Logic Cells) | 275K | 350K | ||
查找表(LUTs) | 171900 | 218600 | ||
Block RAM(#36kb Blocks) | 17.6Mb | 19.2Mb | ||
DSP(DSP slices) | 900 | 900 | ||
触发器(Flip-flops) | 343800 | 437200 | ||
XADC | 1路(和GPIO复用) | 1路(和GPIO复用) | ||
GTX | 8对 | 8对 | ||
核心电源 | 1.0V电源最大输出30A | |||
PS DDR | DDR3L 1GB 1066MHZ*32bits | |||
PL DDR | DDR3L 1GB 1600MHZ*32bits | |||
EMMC | 8GB/4GB | |||
SD卡 | 1路TF卡接口 | |||
FLASH | 256Mbit QSPI-Flash | |||
PS晶振 | 33.3333MHZ(核心模块上) | |||
PL晶振 | 100MHZ(核心模块上) | |||
GTX | 时钟 | MGT111BANK时钟引出到核心板预留位置(MZ7030核心板不支持) | ||
MGT112BANK 时钟引出到核心板连接器 | ||||
GTX数据通道 | 引出8对GTX到连接器,最大支持 10.3125Gbps(MZ7030引出4对GTX) | |||
千兆以太网 | 1 路工业级千兆网芯片集成在核心板上,并且以太网数据接口引出到连接器 | |||
USB OTG | 1路USB OTG芯片集成到核心板上,数据接口引出到连接器 | |||
USB 串口 | 1路USB串口芯片集成到核心板上(默认不焊接,推荐底板单独焊接USB串口芯片) | |||
JTAG接口 | 引出JTAG接口,同时引出到连接器 | |||
电源输入 | 核心模块 | 4.7~5V@3A | ||
连接型号 | 核心模块 | 广濑 FX8-120P-SV92 2个 FX8-100P-SV92 1个 | ||
底板 | 广濑 FX8-120S-SV92 2个 FX8-100S-SV92 1个 | |||
外形尺寸 | 核心模块 | 70mm*60mm | ||
连接器合高 | 8mm |
3核心模块
4硬件详细描述
1:ZYNQ SOC
核心模块搭载了一颗 XILINX 可编程 SOC 芯片 XC7Z035/045-FFG676-2I。该芯片集成了ARM Cortex-A9 双核CPU以及可编程逻辑单元,同时具备了硬件编程和软件编程功能。
SOC型号 | XC7Z045FFG676-2I | ||
ARM主要参数 | Cortex-A9 双核主频 800M | ||
FPGA主要参数 | 型号 | XC7Z035FFG676-2I | XC7Z045FFG676-2I |
架构 | Kintex7 | Kintex7 | |
速度等级 | -2 | -2 | |
逻辑单元(Logic Cells) | 275K | 350K | |
查找表(LUTs) | 171900 | 218600 | |
Block RAM(#36kb Blocks) | 17.6Mb | 19.2Mb | |
DSP(DSP slices) | 900 | 900 | |
触发器(Flip-flops) | 343800 | 437200 | |
XADC | 1路(和GPIO复用) | 1路(和GPIO复用) | |
GTX | 8对最高速率10.315Gbps,支持 PCIE Gen2 |
2:DDR内存
核心模块搭载了4片镁光(Micron)DDR3L内存。2片与ZYNQ的PS内存接口相连;另外2片与 FPGA 的 PL 连接,用户可通过MIG访问 PL 部分的内存。
单片DDR内存大小是 512MB ,数据接口是16bit。PS 端2片内存组成32bit数据接口,内存大小1GB,内存数据主频 高达 1066MHZ,数据带宽可达 1066MHz*32bit。PL 端 2 片内存组成 32bit 数据接口,内存大小1GB,内存数据主频高达1600MHZ,数据带宽可达 1600MHz*32bit。
注意:由于 Vivado 软件中 DDR 的型号不全,为兼容核心模块使用的 DDR,使用软件时,选择MT41K256M16 RE-125,核心模块根据市场供货,以及商业及工业级会选用以下几种型号进行量产:
MT41K256M16TW-107:P(商业级DDR 用于商业级核心模块)
MT41K256M16TW-107 IT:P(工业级DDR 用于工业级核心模块)
MT41K256M16TW-107AAT:P (车规级DDR 用于工业级核心模块)
2-1:PS DDR原理图
PS DDR无需进行PIN脚约束,使用的时候只需要对ZYNQ IP的DDR配置部分正确设置相关参数。
2-2:PL DDR原理图
PL部分DDR需要使用到MIG配置,PIN脚约束需要在MIG中定义。通过阅读原理图,可以快速正确定位FPGA的PIN脚号,比如PL-DDR3-D12对应于FPGA的G4脚,PL-DDR3-D15对应于FPGA的F4脚。
3:QSPI
4bit SPI FLASH,可用于保存数据和代码。
主要技术参数:256Mbit:
-x1, x2, and x4 支持
-最高时钟104 MHz, MIZ7035 rates @ 100 MHz 4bit 模式下可以达到 400Mbs
-工作于 3.3V
-为了正确使用 QSPI FLASH 工作于 4bit 模式, MIO[1:0,8]需要被正确设置。 MIO[8]需要通过 一个 20K 的上电阻上拉到 3.3V,让 4bit FLASH 可以工作于反馈模式。 Zynq 只支持 24bit 的寻址 空间,256Mb 是通过内部 bank 的切换实现全部访问。
注意:核心板模块的QSPI FLASH型号根据市场货源而定,目前米联客使用以下3种型号,客户购买板卡的时候如果需要知道型号可以问下客服,一般编程可以不需要知道型号。
MT25QL256ABA1EW9-0SIT
S25FL256SAGNFI000
S25FL256SAGNFI001
PS部分的FLASH IO在ZYNQ IP中配置,通过阅读原理图,可以快速正确定位QSPI FLASH 的MIO的位置。
4:EMMC
核心板焊接了4GB/8GB大容量的 EMMC,EMMC 连接到了 ZYNQ 的 PS 端接口,接口采用 SD 模式。EMMC 具备体积小,容量大,使用方便,速度快等优点,数据时钟可以达到 50MHZ。由于直接焊接在核心板上,因此可以使用在震动或者环境相对恶劣的场合。
注意:EMMC根据应用场合供货情况会选择不同的兼容型号目前已经量产过的EMMC型号如下:
KLM8G1GEME-B041(商业级EMMC用于商业级核心模块)
MTFC8GAKAJCN-4M(工业级EMMC用于工业级级核心模块)
KLMBG4GEUF-B04P(车规级EMMC用于工业级级核心模块)
KLMBG4GEUF-B04Q(车规级EMMC用于工业级级核心模块)
PS部分的SDIO IO在ZYNQ IP中配置,通过阅读原理图,可以快速正确定位EMMC所在的SDIO1的MIO的位置。
5:PS系统时钟
对于PS的系统输入时钟只需要在ZYNQ IP核中正确设置时钟频率,不需要进行PIN脚约束。
6:PL时钟
PL一路时钟接到BANK34的C8脚,由于BANK34是DDR3L BANK 所以定义FPGA IO的时候可以使用SSTL135电平约束。
7:GTX时钟
核心板上的GTX时钟
MGT时钟的PIN脚定义可以通过阅读原理图直观获知。
8:上电复位
开发平台上电复位信号是 PS_POR_B,此复位信号接到上电复位芯片TPS3106K33DNVR。
开发平台外部复位信号是 PS_RST,如果有需要,此复位信号接到功能底板的按键输入。
9:模式开关
模式开关在核心板上,通过设置模式开光,可以实现JTAG模式、SD卡模式、QSPI模式的切换(只有新版本核心板支持,老版本的核心板只支持SD模式和QSPI模式)
模式 | SW-PIN1 | SW-PIN2 |
JTAG | ON | ON |
SD | OFF | OFF |
QSPI | ON | OFF |
10:PS以太网
以太网芯片集成在核心模块上,可以简化用户板卡的布线难度,降低用户板卡的硬件成本。
PS部分以太网RGMII接口在ZYNQ IP中配置,通过阅读原理图,可以快速正确定位以RGMII接口所在的ETH0的MIO的位置。
11:USB2.0接口
OTG芯片采用USB3320_QFN32,已经集成在核心模块上。
PS部分USB2.0 OTG接口在ZYNQ IP中配置,通过阅读原理图,可以快速正确定位USB2.0 OTG接口所在USB0的MIO的位置。
12:USB串口
注意:默认核心板不焊接此串口芯片,除非特殊情况,否则不使用核心板的串口。
ZYNQ ARM UART1通过CP2104 USB转串口芯片实现和电脑通信,用于信息调试。
PS部分UART串口在ZYNQ IP中配置,通过阅读原理图,可以快速正确定位以UART USB串口接口所在的UART1的MIO的位置。
读者需要注意,这的UART_TXD 实际上是数据从UART芯片发送到ZYNQ芯片,UART_RXD数据是从ZYNQ芯片发送到UART芯片。
13:JTAG接口
核心板上JTAG接口,由于JTAG不支持热插拔,尽量不要使用核心板的JTAG接调试,建议引出扩展到功能底板上,先插好JTAG接口,然后再插USB端接口,这样可以尽量避免JTAG接口的损坏。
14:电源管理
14-1:核心板电源管理
14-2:功能底板电源
底板上外设电源建议晚于核心板的电源启动可以参考如下方案,使用核心板的CORE1V8作为外设电源启动:
15:散热片
定制散热片,强劲散热。
16:连接器定义
17:等长描述
18:核心板扩展即可ADJ电阻调压位置
19:外形尺寸
5 ZYNQ-XC7Z035/045-FFG676 BANK 分布
7技术支持
技术支持形式包括米联客社区、QQ群、微信、电话、公众号等,但是不限于以上方式。
米联客官方社区:www.uisrc.com
米联客社区FPGA/SOC QQ群:
群1:516869816 群2:543731097
群3:86730608 群4:34215299
技术微信:18951232035
技术电话:18951232035
官方微信公众号:
8售后
1、7天无理由退货(人为原因除外)
2、质保期限:本司产品自快递签收之日起,提供一年质保服务(主芯片,比如FPGA 或者CPU等除外)。
3、维修换货,需提供淘宝订单编号或合同编号,联系销售/技术支持安排退回事宜。
售后维修请登录工单系统:https://www.uisrc.com/plugin.php?id=x7ree_service
4、以下情形不属于质保范畴。
A:由于用户使用不当造成板子的损坏:比如电压过高造成的开发板短路,自行焊接造成的焊盘脱落、铜线起皮 等
B:用户日常维护不当造成板子的损坏:比如放置不当导致线路板腐蚀、基板出现裂纹等
5、质保范畴外(上方第4条)及质保期限以外的产品,本司提供有偿维修服务。维修仅收取器件材料成本,往返运 费全部由客户承担。
6、寄回地址,登录网页获取最新的售后地址:https://www.uisrc.com/t-1982.html
9销售
天猫米联客旗舰店:https://milianke.tmall.com
京东米联客旗舰店:https://milianke.jd.com/
官方淘宝1店:https://milianke.taobao.com
官方淘宝2店:https://osrc.taobao.com
销售电话:18921033576
公司地址:常州溧阳总部:常州溧阳市天目云谷3#楼北201B/201C
南京研发基地:南京市栖霞区仙林大道181号5幢2220/2221
本文来米联客(milianke),作者:米联客(milianke),转载请注明原文链接:https://www.cnblogs.com/milianke/p/16053264.html
以上是关于MZ7035-035/045核心模块硬件手册的主要内容,如果未能解决你的问题,请参考以下文章
硬件模块化开发的例子:LD3320语音模块与Source Insight的使用