Verilog基础计算机体系架构ITCM和ICACHE对比(面试常问)
Posted ReCclay
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了Verilog基础计算机体系架构ITCM和ICACHE对比(面试常问)相关的知识,希望对你有一定的参考价值。
文章目录
ITCM
- 指令紧耦合存储器,是指配置一段较小容量(一般几十兆)的存储器(通常使用SRAM ),用于存储指令,且在物理上离处理器核很近而专属于处理器核,因此能够取得很小的访问延迟(通常一个时钟周期〉 。
- ITCM 的优点是实现非常简单,容易理解,且能保证实时性 。
- ITCM 的缺点是由于使用地址区间寻址,因此无法像缓存( Cache )那样映射无限大的存储器空间;同时为了保证足够小的访问延迟,无法将容量做到很大(否则无法一个时钟周期访问出来 SRAM 或芯片无法容纳过大的 SRAM ),因此 ITCM 只能用于存放容量大小有限的关键程序指令 。
- 大多数极低功耗处理器应用的场景都应用于实时性较高的场景,因此更加倾向于使用延迟确定的 ITCM 。
I-Cache
- 指令缓存,是指利用软件程序的时间局部性和空间局部性<
以上是关于Verilog基础计算机体系架构ITCM和ICACHE对比(面试常问)的主要内容,如果未能解决你的问题,请参考以下文章
Verilog基础计算机体系架构CPU发生中断要做哪些事?什么是中断向量表?(面试常问)
收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|
收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|
收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|
收录近500篇文章|学习路线|基础知识|接口|总线|脚本语言|芯片求职|安全|EDA|工具|低功耗设计|Verilog|低功耗|STA|设计|验证|FPGA|架构|AMBA|书籍|