小技巧FPGA工程综合后出现WNS或者TNS小于零的问题处理

Posted fpga和matlab

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了小技巧FPGA工程综合后出现WNS或者TNS小于零的问题处理相关的知识,希望对你有一定的参考价值。

通常情况下,如果出现程序设计不合理,时序优化不到位等问题,vivado在布局布线之后,会出现WNS,TNS小于零的情况,如下图所示:

当WNS和TNS较小时,对于一些低速的FPGA工程,可以忽略,不影响系统的工作性能,而当WNS或者TNS负数较大时,那么必须对其进行时序约束,否则会导致系统工作稳定性变差。

具体操作如下:

 选择

从中找到红色小于0的路径,然后鼠标右击,在弹出菜单中设置set_false_path,然后将产生的约束语句复制到约束文件中:

FALSE PATH就是我们在进行
时序分析时,不希望工具进行分析的那些路径。一般不需要工具时序分析的路径指的是异步的路径,异步路径就是指的不同时钟域的路径。

通过这种方式,可以将时序出现问题的路径进行约束。从而得到大于0的WNS和TNS。

以上是关于小技巧FPGA工程综合后出现WNS或者TNS小于零的问题处理的主要内容,如果未能解决你的问题,请参考以下文章

ISE中FPGA工程实现流程

[原创][FPGA]Quartus实用小技巧(长期更新)

FPGA状态机跑飞问题记录

谁知道工程现场电的TNS系统是啥意思

VerilogHDL综合后发现LUT使用过多,经常超出FPGA器件承受范围,怎么在代码中优化使得减

fpga后仿真怎么做