计算机组成原理考点总结3

Posted 肥学

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了计算机组成原理考点总结3相关的知识,希望对你有一定的参考价值。

肥学有话说

小伙伴们大家好呀!😃 我相信点进来的同学多半都是考研或者找工作面试的同学。机组在考研或者面试中的比例还是很大的。小伙伴们要认真学习呀无论是考研还是面试我都祝你们成功。肥学为了帮助大家我也是特意准备了基础知识四件套包括今天的机组计网操作系统数据结构。大家可以关注我我们一起学习。另外呢我个人很建议大家去找我私聊,因为很多知识是这里分享不完的我们可以慢慢交流。好了我们开始学习吧!。

61. 对于DRAM的存储元,错误说法是:
A、DRAM的存储元是由一个MOS晶体管和电容器组成的。
B、写1充电,写0放电。
C、所存储的信息10是MOS晶体管的通和断体现的。
D、刷新过程是读操作

62. 关于DRAM存储器,错误的说法是:
A、增加了行地址锁存器和列地址锁存器。
B/ras和/cas两个信号同时有效,才能正确读写。
C、DRAM存储位元必须定期地刷新,刷新周期是指两次刷新的最大时间间隔。
D、分散式刷新是指在刷新周期内分散地把各行进行刷新,一次刷新一行。

63. 利用18位的DRAM芯片设计28位的DRAM存储器。说法正确的是:
A、采用字长位数扩展,需用1位片选地址线
B、采用字存储容量扩展,需用1位片选地址线
C、采用字长位数扩展,需用2位片选地址线
D、采用字存储容量扩展,需用2位片选地址线

64. 假定用若干个2k*4位芯片组成一个8k*8位存储器,该存储器的地址范围为0000H~1FFFH,则地址0B1FH所在芯片组的最小地址是(   )。
A0000H
B0600H
C0700H
D0800H

65. 关于ROM的说法,正确的是:
A、掩模ROM是由生产厂家提供产品,用户可改写1次。
B、PROM是可编程ROM,可编程2次。
C、EEPROM是电擦除可编程ROM,可用专用编程器编程。
D、EPROM是光擦除可编程ROM,必须用激光照射擦除。

66. 对于闪存,错误的说法是:
A、读电压低、写电压高,功耗低.
B、简称闪存,又称快擦型存储器。
C、是一种高密度非易失性的读/写存储器。
D、FLASH存储器在EPROM和EEPROM的基础上发展起来的。

67. 一个由若干个模块组成的主存储器是线性编址的,下面说法正确的是:
A、顺序编址方式中,一个模块内地址是不连续的,地址的模块号在高位
B、交叉编址方式中,一个模块内地址是不连续的,地址的模块号在低位
C、顺序编址方式中,一个模块内地址是不连续的,地址的模块号在低位
D、交叉编址方式中,一个模块内地址是不连续的,地址的模块号在高位

68. 对于四模块交叉编址的存储器,错误的说法是:
A、各模块串行工作,带宽受到了限制。
B、各模块流水式并行存取,提高了存储器带宽。
C、每个模块都有自己的读写控制电路、AR和DR
D、CPU在一个存储周期内连续访问四个模块,各模块读写重叠进行。

69. 某计算机使用4体交叉编址存储器,假定在存储器总线上连续出现的主存地址(十进制)序列为800580068007800880018002800380048000,则可能发生访存冲突的地址对是:
A80048008
B80028007
C80018008
D80008004

70. 某计算机主存按字节编址,由4648位的DRAM芯片采用交叉编址方式构成,并与宽度为32位的存储器总线相连,主存每次最多读写32位数据。若double型变量x的主存地址为804001AH,则读取x需要的存储周期(T)数是:
A1
B2
C3
D4

71. 下面有关cache的说法错误的是:
ACache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术。
BCache由高速的SRAM组成。
C、管理功能是由操作系统(OS)实现的,对程序员是透明的。
D、CPU与Cache之间的数据交换以字为单位,Cache与主存之间的数据交换以块为单位。

72.C语言程序段如下:
for(i=0;i<=9;i++)
  temp=1;
  for(j=0;j<=i;j++) temp*=a[j];
  sum+=temp;
下列关于数组a的访问局部性的描述中,正确的是:  

  Ⅰ时间局部性  Ⅱ空间局部性
A、Ⅰ有Ⅱ有
B、Ⅰ无Ⅱ有
C、Ⅰ有Ⅱ无
D、Ⅰ无Ⅱ无

73. 假设某计算机的存储系统由 Cache 和主存组成,某程序执行过程中访存1000 次,其中访问 Cache 缺失(未命中)50 次,则 Cache 的命中率是:
A5%
B9.5% 
C50%
D95%

74. 与直接映射方式相比,以下不是全相联映射方式的特点是:
A、硬件简单,成本低。
B、主存的一个块直接拷贝到cache中的任意一行上。
C、只适合于小容量cache采用。
D、非常灵活。

75. 与全相联映射方式相比,以下不是直接映射方式的特点是:
A、比较器电路难于设计和实现。
B、容易产生冲突。
C、每个主存块只有一个固定的行位置可存放。
D、主存块地址的高位部分存于cache行的标记部分中。

76. 设一个直接相联的cache中有4个块(L0~L3),访问的主存块号序列是013124710122103,全部访问后cache中块分配错误的是:
A、L0中是12号主存块
B、L1中是13号主存块
C、L2中是10号主存块
D、L3中是7号主存块

77. 某计算机的 Cache 共有 16 块,采用 2 路组相联映射方式(即每组 2 块)。 每个主存块大小为 32 字节,按字节编址。主存 129 号单元所在主存块应装入到的 Cache 组号是:
A0
B2
C4
D6

78. 一个组相联cache由64个行组成,每组4行。主存储器包含4K个块,每块128个字,下列关于字段组成及位数的选项中,错误的是:
A、标记字段占8B、组号字段占5C、块内字地址占7D、主存块地址占1279. 关于替换策略和写策略的说法错误的是:
A、LFU算法不能严格反映cache近期访问情况
B、LRU算法保护了刚拷贝到cache中的新数据行
C、写回法要求只有此行被换出时才写回主存
D、写一次法是基于全写法并结合写回法的写策略

80. 假设某计算机按字编址,cache有4个行,cache和主存之间交换的块大小为2个字。若cache的内容初始为空,采用2路组相联映射方式和LRU替换算法,当访问的主存地址依次为24621068648时,命中cache的次数是: 
A3
B4
C5
D6

81. 当前的CPU由(    )组成。
A、控制器
B、控制器、运算器、cache
C、运算器、主存
D、控制器、ALU、主存

82. CPU中跟踪指令后继地址的寄存器是:
A、AR
B、DR
C、PC
D、IR

83. 直接寻址的无条件转移指令功能是将指令中的地址码送入:
A、PC
B、地址寄存器
C、累加器
D、ACC

84. 在下述指令中,(     )指令包含的CPU周期数最多。
AMOV  R0,R1
BADD R1,R2
CSTO R2,(R3)
D、JMP  101

85. 计算机操作的最小单位时间是:
A、机器周期
B、指令周期
C、CPU周期

DT周期

86. CPU中的译码器主要用于:
A、指令译码
B、地址译码
C、选择多路数据至ALU
D、数据译码

87. 存放当前正在执行指令的寄存器是:
A、MAR
B、PC 
C、MDR
D、IR 

88. 在CPU的寄存器中,对用户完全透明的是:
A、程序计数器
B、指令寄存器
C、状态寄存器
D、通用寄存器

89. 以下叙述中错误的是:
A、指令周期的第一个操作是取指令;
B、为了进行取指令操作,控制器需要得到相应的指令;
C、取指令操作是控制器自动进行的;
D、指令第一字节含操作码。

90. CPU中的通用寄存器:
A、只能存放数据,不能存放地址
B、与A相反
C、既可以存放数据,又可以存放地址
D、可以存放数据和地址,还可以代替指令寄存器



肥学最后说

想要详解的可以到下面资料里面加我,我们一起探讨。或者回复机组答案兄弟们大街上的美女看一百遍不一定是你的。这里的知识看一百遍可能就是你的。看完之后在下面留一句,一起肥学好吗?来鼓励自己。更多例题知识请看:专栏(点击进入)

关注我,基础知识四大项等你来探索。

以上是关于计算机组成原理考点总结3的主要内容,如果未能解决你的问题,请参考以下文章

计算机组成原理考点总结4

计算机组成原理考点总结2

计算机组成原理考点总结7

计算机组成原理考点总结6

计算机组成原理考点总结5

软件设计师考点总结