基于FPGA的DES加解密系统开发(5000字详细介绍欢迎订阅)

Posted fpga&matlab

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了基于FPGA的DES加解密系统开发(5000字详细介绍欢迎订阅)相关的知识,希望对你有一定的参考价值。

1.问题描述:

       DES是个块加密法,按64位块长加密数据,即把64位明文作为DES的输入,产生64位密文输出。加密与解密使用相同的算法和密钥,只是稍作改变。密钥长度为56位。基本原理图如1。

图1  DES基本原理框图

前面曾经介绍过,DES使用56位密钥。实际上,最初的密钥位64位,但在DES过程开始之前放弃密钥的每个第八位,从而得到56位密钥,即放弃第8,16,24,32,40,48,56和64位,如表3-1所示,阴影部分表示放弃的位。

这样,64位密钥丢弃每个第8位即得到56位密钥,如图2所示。

简单地说,DES利用加密的两个基本属性:替换(也称混淆)和变换(也称扩散)。

以上是关于基于FPGA的DES加解密系统开发(5000字详细介绍欢迎订阅)的主要内容,如果未能解决你的问题,请参考以下文章

混沌加解密调制解调基于FPGA的混沌自同步混沌数字保密通信系统

des和aes 加解密算法具体步骤?有例子最好

基于FPGA的AES加解密读写控制系统,实现FLASH内部读写内容的销毁功能

LKT系列加密芯片DES加解密以及OpenSSL DES接口实现加解密

JavaScript与C#互通的DES加解密算法

6. Java 加解密技术系列之 3DES