我想问一下 我的FPGA开发板晶振 是50m(外部时钟) 我想用50m作为我fpga设计电路的时钟 是直接把这个外部

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了我想问一下 我的FPGA开发板晶振 是50m(外部时钟) 我想用50m作为我fpga设计电路的时钟 是直接把这个外部相关的知识,希望对你有一定的参考价值。

我想问一下 我的FPGA开发板晶振 是50m(外部时钟) 我想用50m作为我fpga设计电路的时钟 是直接把这个外部时钟(具体是第94管脚)连接到我那个电路引脚中 还是再用个外部时钟啊
fpga 与 51单片机 电平怎么解决
fpga 弱上拉设置 是什么 这个是为了解决与 51单片机电平 不同而设置的吗

谢谢啦

1、直接连起来。

2、FPGA输出3.3V高电平(TTL电平),单片机输出5V高电平。我试过单片机向FPGA发送数据是可以的,可以承受5V电平,但是没试过FPGA向单片机发送数据。你可以试一试。

3、FPGA弱上拉设置是将输出电平拉高。可以用高于10K的电阻作为上拉电阻。

4、不是。COMS型器件的高电平是将近5V,所以和COMS器件相连就需要弱上拉。
参考技术A 直接把时钟接到FPGA的专用CLK引脚上
如果你的FPGA能承受5V电平输入,而51也能接收3.3V电平的话,可以直接连,也可以选用3.3v的51
弱上拉跟电平匹配没关系

想问一个技术问题,就是nrf51822做蓝牙实验的时候,必须使用32.768khz晶振吗

参考技术A 如果单片机需要时钟频率,就必须接晶振 参考技术B 可以不接外部晶振 可以用内部rc振荡器,需要做一些软件配置。

以上是关于我想问一下 我的FPGA开发板晶振 是50m(外部时钟) 我想用50m作为我fpga设计电路的时钟 是直接把这个外部的主要内容,如果未能解决你的问题,请参考以下文章

FPGA三分频,五分频,奇数分频

fpga实操训练(锁相环pll)

fpga实操训练(锁相环pll)

MCU与FPGA串口通信

锆石科技开发板的简单介绍

为啥单片机开发板有两个晶振