verilog中如何在时钟的上升沿和下降沿分别对同一变量赋不同的值,

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了verilog中如何在时钟的上升沿和下降沿分别对同一变量赋不同的值,相关的知识,希望对你有一定的参考价值。

参考技术A 能不能在时钟上升沿与下降沿对同一变量进行取反操作
always@(posedge clk,negedge clk)
begin
a =~a;
end

always@(clk)
begin
a =~a;
end

我是初学者,不太清楚这样会不会违反什么东西。但我利用ModelSim功能仿真是正确的。
参考技术B 找个更高频率的时钟追问

只有一个时钟怎么办

追答

PLL有么?生成一个?
不然是有些麻烦,看看能不能在这两数中找到什么共通点

本回答被提问者采纳
参考技术C always @ (posedge clk)
if(exp1)
a <= 1;
else
a <= 0;
always @ (negedge clk)
if(exp2)
b <= 1;
else
b <= 0;
always (*)
begin
case(a,b)
2'b01,2'b10,2'b11: out = data;
default: ;
endcase
end
参考技术D always@(posedge clk)
@#$

always@(negedge clk)
#@!

Verilog实现上升下降沿检测 FPGA

Verilog实现上升、下降沿检测

源文件

`timescale 1ns / 1ps

module top(
        input clk,      //时钟信号
        input rst_n,    //复位信号,低电平有效
        input signal    //待检测信号
    );

    wire posedge_get;       //检测到上升沿标志
    wire negedge_get;       //检测到下降沿标志
    reg signal_buff_1;      //输入数据缓冲1
    reg signal_buff_2;      //输入数据缓冲2

    //对输入数据进行两次缓存(打两拍)
    always @(posedge clk or negedge rst_n) begin
        if (rst_n == 0) begin
            signal_buff_1 <= 0;
            signal_buff_2 <= 0;
        end
        else begin
            signal_buff_1 <= signal;
            signal_buff_2 <= signal_buff_1;
        end
    end

    //前一个时钟为低电平,下一个时钟为高电平,说明上升沿到来。
    assign posedge_get = (signal_buff_2 == 0)&&(signal_buff_1 == 1);

    //前一个时钟为高电平,下一个时钟为低电平,说明下降沿到来。
    assign negedge_get = (signal_buff_2 == 1)&&(signal_buff_1 == 0);

endmodule

激励文件

`timescale  1ns / 1ps

module tb_top;

    // 时钟参数
    parameter PERIOD  = 10;

    // 输入参数
    reg   clk                                  = 0 ;
    reg   rst_n                                = 0 ;
    reg   signal                               = 0 ;

    initial begin
        forever
            #(PERIOD/2)  clk=~clk;  //系统时钟
    end

    initial begin
        #(PERIOD*2) rst_n  =  1;    //复位信号
    end

    //例化边沿检测模块
    top  u_top (
             .clk                     ( clk      ),
             .rst_n                   ( rst_n    ),
             .signal                  ( signal   )
         );

    initial begin

        #(PERIOD*2.5) signal=1;     //信号拉高,上升沿到来
        #(PERIOD*4) signal=0;       //信号拉低,下降沿到来
    end

endmodule

仿真波形

释义

代码的含义,已经通过注释讲明,如有不清楚存在疑问的,可以评论留言。

这里解释下,为什么要拍2拍,为什么不只是拍1拍,也就是为什么存在两个signal_buff。

试想一下,当上升沿到来的时候,signal_buff_1为低电平,signal为高电平,可以直接判断出上升沿的到来,没有必要再设置signal_buff_2。可是如果这样判断上升沿,因为signal是不受时间控制的,posedge_get会在时钟高电平或者低电平期间变化。

假如要是signal有噪声,那么posedge_get也将会有噪声。
虽然大部分时候,后续的操作会避免这个异步因素,但是这个异步代码终究是个隐患
这位前辈就是采用打一拍的方式检测上升下降沿。【数字IC手撕代码】Verilog边沿检测电路(上升沿,下降沿,双边沿)|题目|原理|设计|仿真_myhhhhhhhh的博客-CSDN博客_verilog上升沿检测

以上是关于verilog中如何在时钟的上升沿和下降沿分别对同一变量赋不同的值,的主要内容,如果未能解决你的问题,请参考以下文章

verilog可以对同一个时钟进行上升沿和下降沿采样吗

verilog 中的上升沿 下升沿 延时怎样规定

在verilog里, 上升沿和下降沿的问题. 求大神帮助, 小的新人一枚. 谢谢先

verilog抓外部低频输入信号的上升沿和下降沿

verilog里可不可以同时对上升沿和下降沿计数

下面时序图是不是是上升沿输入,下降沿输出?为啥我看理解的都是上升沿呢?