求高手指教verilog中reg型和wire型在模块引用中的用法?

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了求高手指教verilog中reg型和wire型在模块引用中的用法?相关的知识,希望对你有一定的参考价值。

在编程中遇到了这么个问题:
count_60是一个工程中的子模块,定义成这样:module count_60(clk_count_60,clear,load,load_data,out,update,count_60_carry);
其中 out 定义为了reg型变量。在顶层文件中引用了这个子模块,引用方式如下:
count_60 sec_N(clk_1Hz,1,1,0,sec_n,update,sec_carry_n);
本来,sec_n对应的是子模块中的out ,所以在声明中也定义为了reg型。结果编译时报错,无法综合。后来把sec_n改成wire型后就没有了这个问题。想问一下,sec_n究竟该不该定义为wire型。如果应该的话,为什么?

wire型数据常用来表示用以assign关键字指定的组合逻辑信号。verilog程序模块中输入、输出信号类型默认时自动定义为wire型。wire型信号可以用作任何方程式的输入,亦可以用作"assign"语句或实例元件的输出。
reg型数据常用来表示"always"模块内的制定信号,常代表触发器。通常在设计中要由always模块通过使用行为描述语句来表示逻辑关系。通过赋值语句改变寄存器储存的值,其作用与改变触发器储存的值相当。
参考技术A 模块间的连接都是用wire的
因为out已经是reg了,模块连接时就是用一根线wire把reg里的值引出来本回答被提问者采纳

verilog中reg变量赋初始值问题

大家帮我看看,我遇到2个问题,非常感谢
1:reg型变量能在定义的时候直接赋值吗?比如reg[3:0] a=10;有人说可以,但是我试过,不行
2:reg型变量,可以在always中利用reset 赋值,这个我试过,可以。但是有个问题,我不用按reset 键也能赋值,咋回事呢?比如,下面程序上电自动赋值,不用按键。
always@(posedge clk,negedge rst)

if(!rst) a=10; //a赋初值
else
begin
......
end

reg型变量能在定义的时候直接赋值,这跟综合工具有关,一般不建议将这样的代码直接综合而是仅仅仿真用。
不用按reset 键也能赋值,是因为你的硬件有一个上电复位电容,就是但凡刚启动,都会自动复位。追问

非常感谢!但是没有积分了,呵呵

参考技术A reg型变量能在定义的时候直接赋值,这跟综合工具有关,一般不建议将这样的代码直接综合而是仅仅仿真用。
不用按reset 键也能赋值,是因为你的硬件有一个上电复位电容,就是但凡刚启动,都会自动复位。
参考技术B 求可综合,可以简单写成:
always@ (posedge a)
begin
@ (negedge b)
c<=...;
end
如果要想可综合的话,需要用状态机类似的概念,
即设一个标志位,当a上升沿来是,把它赋值为1,
当它为1且b下降沿来时,给c赋值,并将它赋值回0:
并且,如果a,b不是时钟的话,不推荐使用posedge的写法
采用下面的方法比较好:

reg a_dly,b_dly; //a,b的1始终delay信号
wire a_pos,b_pos; //a,b的上升沿抓取信号
assign a_pos = a & !a_dly;
assign b_pos = b & !b_dly;
reg flag;//标志位

always@(posedge clk or posedge rst)
begin
if(rst) begin
a_pos <= 1'b0;
b_pos <= 1'b0;
end
else begin
a_pos <= a;
b_pos <= b;
end
end

always@(posedge clk or posedge rst)
begin
if(rst)
flag <= 1'b0;
else if(a_pos)
flag <= 1'b1;
else if(b_pos)
flag <= 1'b0;
end

always@(posedge clk)
begin
if(flag & b_pos)
c<=....
end
把flag赋值回为0很重要,不然逻辑有问题。

用3段状态机写就是
parameter IDLE = 2'h0;
parameter WAIT_B_POS = 2'h1;
parameter GET_C = 2'h2;

reg [1:0] cs; //current state
reg [1:0] ns; //next state

//1段 状态转换
always@(posedge clk or posedge rst)
begin
if(rst)
cs <= IDLE;
else
cs <= ns;
end
//2段 状态迁移
always@(a_pos or b_pos or cs or ns)
begin
ns = XX; //设置ns为xx
case(cs)
IDLE: begin
if(a_pos) ns = WAIT_B_POS;//用阻塞赋值
else ns = IDLE;
end
WAIT_B_POS:begin
if(b_pos) ns = GET_C;
else ns = WAIT_B_POS;
end
GET_C:begin
ns = IDLE;
end
default:;
endcase
end
//3段 赋值
always@(posedge clk or posedge rst)
begin
if(rst)
c<=1'b0;
else begin
if(ns == GET_C)
c <= .....;
end
end

用状态机写的好处就是不用加标志位了,但是个人觉得没有必要这样写。

能力有限,错误请指正
参考技术C 1.reg类型的不可以直接赋值的,一般在always块中进行赋值。
2.有上电复位的。
参考技术D 不能,可不可以把完整的程序,发给我看下!!

以上是关于求高手指教verilog中reg型和wire型在模块引用中的用法?的主要内容,如果未能解决你的问题,请参考以下文章

verilog中如何将wire类型的变量A 与reg类型的变量B进行比较?

verilog变量reg和wire问题

verilog中reg和wire的区别

Verilog 中定义信号为啥要区分 wire 和 reg 两种类型

Verilog中wire与reg类型的区别

为啥在verilog中要定义wire?