数字电路二次复习

Posted woodwhale

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了数字电路二次复习相关的知识,希望对你有一定的参考价值。

【数字电路】二次复习

复习大纲

image-20210630193233319

选择题

选择题考的就笼统了,这里就不多赘述

简答题

1、公式化简

=

老 师给的总复习ppt上画的重点公式是

A + A非B = A + B

A(CD非)+ CD = A + CD

2、卡诺图化简

image-20210630194218318

这个也在上一篇的数字电路复习中重点讲了,卡诺图化简是典中典了属于是,所以得真的搞懂

3、组合分析或者设计的实例

组合逻辑电路

这个我就不知道考什么了

译码器、触发器、计数器。这三个应该是重点

译码器的话

image-20210630195529810

除此之外,ppt上老师疑似留下的问题:

什么是组合逻辑电路?

组合逻辑电路在逻辑功能上的特点:

电路在任何时刻的输出状态只取决于该时刻的输入状态,而与原来的状态无关

组合逻辑电路在电路结构上的特点:

(1)输出、输入之间没有反馈延迟电路

(2)不包含记忆性元件(触发器),仅由门电路构成

重点注意74138译码器

image-20210630201659053

1、写全最小项(最小项的定义)

2、写出最小项的与非项

然后是设计电路图

image-20210630202050442

4、时序分析或者设计的实例

时序逻辑电路的话

image-20210630195646268

ppt上的问题:

时序电路的特点?

逻辑功能特点:

任何时刻电路的输出,不仅和该时刻输入信号有关,而且还取决于电路原来的状态

电路组成特点:

(1)与时间因素(cp)有关

(2)含有记忆性的元件(触发器)

寄存器属于时序逻辑电路

1、按逻辑功能划分:计数器、寄存器、读/写存储器、顺序脉冲发生器等

2、按时钟控制方式划分:

同步时序电路:触发器公用一个时钟CP,要更新状态的触发器同时翻转

异步时序电路:电路中所有触发器没有共用一个CP

image-20210630202648013

触发器

image-20210630195541991

计数器

image-20210630195602469

重点看看N进制加减法计数器的分析,在我上一篇数字电路博客中有。然后触发器重点看JK触发器,因为JK触发器是万能的,可以当T和T‘使用

image-20210630202838930

画图题(思维导图)

逻辑电路

设计

QQ图片20210630203026

分析

QQ图片20210630203036

时序电路

设计

QQ图片20210630203100

分析QQ图片20210630203109

以上是关于数字电路二次复习的主要内容,如果未能解决你的问题,请参考以下文章

数字电路中的竞争冒险以及解决

数字电路1. 逻辑门电路及常见门电路实现

《数字逻辑电路》 作业 求解.50分/

数字电路制作一个加减计数器

请高人指点一下数字电路电方面的这套题目,多谢!

FPGA:数字电路简介