嗅探大厂学霸期末笔记之——数字逻辑与数字系统 “考前速成”(附带解释)
Posted 肥学大师
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了嗅探大厂学霸期末笔记之——数字逻辑与数字系统 “考前速成”(附带解释)相关的知识,希望对你有一定的参考价值。
温馨提示
如果您是手机观看有的代码片比较长竖屏不利于观看,您可以双击代码块就会变成横屏有利于看题,祝您做题愉快!!!
就这题量,不说三连怎么说也要给个赞吧。😃😦🐑
选择题:
1
常用的BCD码有 。
A、
奇偶校验码
B、
格雷码
C、
8421码//8421码又称为BCD码,是十进制代码中最常用的一种。在这种编码方式中,每一位二值代码的“1”都代表一个固定数值。将每位“1”所代表的二进制数加起来就可以得到它所代表的十进制数字。因为代码中从左至右看每一位“1”分别代表数字“8”“4”“2”“1”,故得名8421码。其中每一位“1”代表的十进制数称为这一位的权。因为每位的权都是固定不变的,所以8421码是恒权码。
D、
余三码 //余三码(余3码)是由8421BCD码加上0011形成的一种无权码,由于它的每个字符编码比相应的8421码多3,故称为余三码。BCD码的一种。余3码的特点:当两个十进制数的和是9时,相应的余3码的和正好是15,于是可自动产生进位信号,而不需修正。0和9, 1和8,…..5和4的余3码互为反码,这在求对于10的补码很方便。
正确答案: CD //bcd码和16进制的区别是bcd是来转换为十进制的而16进制就可以用十六进制表示,例如:1111转为十六进制为F化为bcd码就为15
与模拟电路相比,数字电路主要的优点有 。
A、
容易设计
B、
通用性强
C、
保密性好
D、
抗干扰能力强
正确答案: BCD
与八进制数(47.3)8等值的数为:
A、
(100111.011)2
B、
(27.6)16
C、
(27.3 )16
D、
(100111.11)2
正确答案: AB 解释:(47.3)8可以化为100111.011的二进制然后在化为其他进制
矩形脉冲信号的参数有 。
A、
周期
B、
占空比
C、
脉宽
D、
扫描期
正确答案: ABC //矩形脉冲指阶跃时间远小于顶部持续时间的平顶脉冲。
与十进制数(53.5)10等值的数或代码为 。
A、
(0101 0011.0101)8421BCD
B、
(35.8)16
C、
(110101.1)2
D、
(65.4)8
正确答案: ABCD
在一个8位的存储单元中,能够存储的最大无符号整数是 。
A、
(256)10
B、
(127)10
C、
(FF)16
D、
(255)10
正确答案: CD
在一个8位的存储单元中,能够存储的最大无符号整数是 。
A、
(256)10
B、
(127)10
C、
(FF)16
D、
(255)10
正确答案: CD 解:八位存储单元可以每一位都存满的话换为16进制就是FF,十进制就是2的八次方因为从零开始所以是255
十进制数25用8421BCD码表示为 。
A、
10 101
B、
0010 0101
C、
100101
D、
10101
正确答案: B
以下代码中为恒权码的为 。
A、
8421BCD码
B、
5421BCD码 //5421BCD码,是二-十进制代码(BCD码)的一种。5421BCD码是一种有权码,有权BCD码就是四位二进制数中每一位数码都有确定的位仅值,若把这四位二进制码按权展开,就可求得该二进制码所代表的十进制数。
C、
余三码
D、
格雷码
正确答案: AB
以下代码中为无权码的为 。
A、
8421BCD码
B、
5421BCD码
C、
余三码
D、
格雷码
正确答案: CD
以下表达式中符合逻辑运算法则的是 。
A、
C·C=C2
B、
1+1=10
C、
0<1
D、
A+1=1
正确答案: D
当逻辑函数有n个变量时,共有 个变量取值组合?
A、
n
B、
2n
C、
n^2
D、
2^n
正确答案: D
逻辑变量的取值1和0可以表示: 。
A、
开关的闭合、断开
B、
电位的高、低
C、
真与假
D、
电流的有、无
正确答案: ABCD
在何种输入情况下,“或非”运算的结果是逻辑0。
A、
全部输入是0
B、
全部输入是1
C、
任一输入为0,其他输入为1
D、
任一输入为1
正确答案: BCD //个人理解即与既是×或就是+
在何种输入情况下,“与非”运算的结果是逻辑0。
A、
全部输入是0
B、
任一输入是0
C、
仅一输入是0
D、
全部输入是1
正确答案: D
//分配律
注释:在逻辑代数中的对偶式:如果将逻辑函数表达式F中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”,并保持原函数中的运算顺序不变,则所得到的新的逻辑表达式称为函数F的对偶式,并记作F'。
注释:根据分配律可以看出AC是相等的再根据公式法消去冗余项法逆推(不知道的同学可以到我的主页找找期末复习)
逻辑函数的表示方法中具有唯一性的是 。
A、
真值表
B、
表达式
C、
逻辑图
D、
卡诺图
正确答案: AD
与CT4000系列相对应的国际通用标准型号为 。
A、
CT74S肖特基系列
B、
CT74LS低功耗肖特基系列
C、
CT74L低功耗系列
D、
CT74H高速系列
正确答案: B
CMOS数字集成电路与TTL数字集成电路相比突出的优点是 。
A、
微功耗
B、
高速度
C、
高抗干扰能力
D、
电源范围宽
正确答案: ACD
三极管作为开关使用时,要提高开关速度,可 。
A、
低饱和深度
B、
增加饱和深度
C、
采用有源泄放回路
D、
采用抗饱和三极管
正确答案: ACD
注释:TTL电路是晶体管-晶体管逻辑电路的英文缩写(Transistor-Transistor-Logic ),TTL电路是数字集成电路的一大门类。它采用双极型工艺制造,具有高速度低功耗和品种多等特点。
逻辑表达式Y=AB可以用 实现。
A、
正或门
B、
正非门
C、
正与门
D、
负或门
正确答案: CD
以下电路中常用于总线应用的有 。
A、
TSL门
B、
OC门
C、
漏极开路门
D、
CMOS与非门
正确答案: A
以下电路中可以实现“线与”功能的有 。
A、
与非门
B、
三态输出门
C、
集电极开路门
D、
漏极开路门
正确答案: CD
三态门输出高阻状态时, 是正确的说法。
A、
用电压表测量指针不动
B、
相当于悬空
C、
电压不高不低
D、
测量电阻指针不动
正确答案: ABD
在下列触发器中,有约束条件的是 。
A、
主从JK F/F
B、
主从D F/F
C、
同步RS F/F
D、
边沿D F/F
正确答案: C
一个触发器可记录一位二进制代码,它有 个稳态。
A、
1
B、
2
C、
3
D、
4
正确答案: B //一位二进制只有0或一所以为2
存储8位二进制信息要 个触发器。
A、
2
B、
3
C、
4
D、
8
正确答案: D
对于D触发器,欲使Qn+1=Qn,应使输入D= 。
A、
0
B、
1
C、
Q
D、
Q非
正确答案: C
对于JK触发器,若J=K,则可完成 触发器的逻辑功能。
A、
SRFF
B、
DFF
C、
TFF
D、
T'FF
正确答案: C //JK触发器是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器
欲使D触发器按Qn+1=工作,应使输入D= 。
A、
0
B、
1
C、
Q
D、
Q非
正确答案: D
下列触发器中,没有约束条件的是 。
A、
基本SR触发器
B、
主从SR触发器
C、
同步SR触发器
D、
边沿D触发器
正确答案: D
为实现将JK触发器转换为D触发器,应使 。
A、
J=D,K=D非
B、
K=D,J=D非
C、
J=K=D
D、
J=K=D非
正确答案: A
边沿式D触发器是一种 稳态电路。
A、
无
B、
单
C、
双
D、
多
正确答案: C
下面这几道题一定要对比着记忆,或者百度搜搜原理图这样记起来比较快
对于T触发器,若原态Qn=0,欲使新态Qn+1=1,应使输入T= 。
A、
0
B、
1
C、
Q
D、
Q非
正确答案: BD
对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。
A、
0
B、
1
C、
Q
D、
Q非
正确答案: AD
欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端 。
A、
J=K=0
B、
j=Q,k=Q非
C、
j=Q非,k=Q
D、
J=Q,K=0
E、
j=0,k=Q非
正确答案: ABDE
欲使JK触发器按Qn+1=工作,可使JK触发器的输入端 。
A、
J=K=1
B、
j=Q,k=Q非
C、
j=Q非,k=Q
D、
J=Q,K=1
E、
J=1,K=Q
正确答案: ACDE
欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端 。
A、
J=K=1
B、
J=Q,K=Q
C、
J=Q,K=1
D、
J=0,K=1
E、
J=K=0
正确答案: BCD
下列触发器中,克服了空翻现象的有 。
A、
边沿D触发器
B、
主从SR触发器
C、
同步SR触发器
D、
主从JK触发器
正确答案: ABD
描述触发器的逻辑功能的方法有 。
A、
状态转换真值表
B、
特性方程
C、
状态转换图
D、
状态转换卡诺图
正确答案: ABCD
同步计数器和异步计数器比较,同步计数器的显著优点是 。
A、
工作速度高
B、
触发器利用率高
C、
电路简单
D、
不受时钟CP控制
正确答案: A
把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。
A、
4
B、
5
C、
9
D、
20
正确答案: D
下列逻辑电路中为时序逻辑电路的是 。
A、
变量译码器
B、
加法器
C、
数码寄存器
D、
数据选择器
正确答案: C
N个触发器可以构成最大计数长度(进制数)为 的计数器。
A、
N
B、
2N
C、
N^2
D、
N^2
正确答案: D //举例说明,如果n等于2,那么可以是4进制,如果n为4,就是16进制
N个触发器可以构成能寄存 位二进制数码的寄存器。
A、
N-1
B、
N
C、
N+1
D、
2N
正确答案: B
五个D触发器构成环形计数器,其计数长度为 。
A、
5
B、
10
C、
15
D、
32
正确答案: A //环形计数器的话(就是D0=Qn(k-1)),一共有16个状态,有效计数状态只有4个,k个D触发器就有K个计数状态;
同步时序电路和异步时序电路比较,其差异在于后者 。
A、
没有触发器
B、
没有统一的时钟脉冲控制
C、
没有稳定状态
D、
输出只与内部状态有关
正确答案: B
一位8421BCD码计数器至少需要 个触发器。
A、
3
B、
4
C、
5
D、
10
正确答案: B
欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用 级触发器。
A、
2
B、
3
C、
4
D、
8
正确答案: B //总共8位=2^3所以最应该使用3级,选B这其实就是八进制
8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
A、
1
B、
2
C、
4
D、
8
正确答案: D
用二进制异步计数器从0做加法,计到十进制数178,则最少需要 个触发器。
A、
2
B、
6
C、
7
D、
8
E、
10
正确答案: D//0到178有179位二的八次方256八个触发器够了
某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要 个触发器。
A、
10
B、
60
C、
525
D、
31500
正确答案: A //31500除60=525,2^9=512<525所以需要十个最少
填空题
D触发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路因此,D触发器在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即"0"和"1",在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。
正确答案:
第一空:
时间
第二空:
幅值
第三空:
1
第四空:
0
分析数字电路的主要工具是 ,数字电路又称作 。
正确答案:
第一空:
逻辑代数
第二空:
逻辑电路
常用的BCD码有 、 、 、 等。常用的可靠性代码有 、 等。
正确答案:
第一空:
8421BCD码
第二空:
2421BCD码
第三空:
5421BCD码
第四空:
余三码
第五空:
格雷码
第六空:
奇偶校验码
逻辑代数又称为 代数。最基本的逻辑关系有 、 、 三种。常用的几种导出的逻辑运算为 、 、 、 、 。
正确答案:
第一空:
布尔
第二空:
与
第三空:
或
第四空:
非
第五空:
与非
第六空:
或非
第七空:
与或非
第八空:
同或
第九空:
异或
逻辑函数的常用表示方法有 、 、 。
正确答案:
第一空:
逻辑表达式
第二空:
真值表
第三空:
逻辑图
逻辑代数中与普通代数相似的定律有 、 、 。摩根定律又称为 。
正确答案:
第一空:
交换律
第二空:
分配律
第三空:
结合律
第四空:
反演定律
(*)逻辑代数的三个重要规则是 、 、 。
正确答案:
第一空:
代入规则
第二空:
对偶规则
第三空:
反演规则
也可以带入逻辑值计算比如1都是
* 集电极开路门的英文缩写为 门,工作时必须外加 和 。
正确答案:
第一空:
OC
第二空:
电源
第三空:
负载
* OC门称为 门,多个OC门输出端并联到一起可实现 功能。
正确答案:
第一空:
集电极开路门
第二空:
线与
TTL与非门电压传输特性曲线分为 区、 区、 区、 区。
正确答案:
第一空:
饱和区
第二空:
转折区
第三空:
线性区
第四空:
截止区
* 触发器有 个稳态,存储8位二进制信息要 个触发器。
正确答案:
第一空:
2
第二空:
8
一个基本SR触发器在正常工作时,它的约束条件是R非+S非=1,则它不允许输入S非= 且R非= 的信号。
正确答案:
第一空:
0
第二空:
0
触发器有两个互补的输出端Q、Q非,定义触发器的1状态为 ,0状态为 ,可见触发器的状态指的是 端的状态。
正确答案:
第一空:
Q=1,=0
第二空:
Q=0,=1
第三空:
Q
一个基本SR触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是 。
正确答案:
第一空:
RS=0
在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的 ,触发方式为 式或 式的触发器不会出现这种现象。
正确答案:
第一空:
空翻
第二空:
主从式
第三空:
边沿式
寄存器按照功能不同可分为两类: 寄存器和 寄存器。
正确答案:
第一空:
移位
第二空:
数码
数字电路按照是否有记忆功能通常可分为两类: 、 。
正确答案:
第一空:
组合逻辑电路
第二空:
时序逻辑电路
由四位移位寄存器构成的顺序脉冲发生器可产生 个顺序脉冲。
正确答案:
第一空:
4
时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。
正确答案:
第一空:
同步
第二空:
异步
* 集电极开路门的特点是:允许多个OC门的输出端 ,实现“线与”的功能,但使用时必须外接 和 。
正确答案:
第一空:
并联
第二空:
负载电阻
第三空:
电源
* 由于n位二进制译码器的输出给出了 变量的全部最小项,因而用n变量二进制译码器、或门或者与非门就能获得任何形式输入变量数为 的组合逻辑函数。
正确答案:
第一空:
n
第二空:
不大于n
单稳态触发器有 个稳态,施密特触发器有 个稳态,多谐振荡器有无 稳态(填有或无)。
正确答案:
第一空:
1
第二空:
2
第三空:
无
* 单稳态触发器有 个稳态,施密特触发器有 个稳态,多谐振荡器有无 稳态(填有或无)。
正确答案:
第一空:
1
第二空:
2
第三空:
无
常见的脉冲产生电路有 ,常见的脉冲整形电路有 、 。
正确答案:
第一空:
多谐振荡器
第二空:
单稳态触发器
第三空:
施密特触发器
判断题:
* 同步时序电路由组合电路和存储器两部分组成。() 答案:√
* 组合电路不含有记忆功能的器件。() 答案:√
* 时序电路不含有记忆功能的器件。() 答案:×
* 同步时序电路具有统一的时钟CP控制。() 答案:√
* 异步时序电路的各级触发器类型不同。() 答案:×
* 环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。()
答案:×
* 环形计数器如果不作自启动修改,则总有孤立状态存在。() 答案:√
* 计数器的模是指构成计数器的触发器的个数。() 答案:×
* 计数器的模是指对出入的计数脉冲的个数。() 答案:×
* 计数器的模是计数器输出的状态数目,和输入的脉冲数没有关系 ()答案:√
方波的占空比为0.5。( )
我的答案:√
8421码1001比0001大。( )
我的答案:× //8421bcd编码中,它们的前后位置不一样,大小就会不同,就你91和19一样虽然是同样的两个数字,大小是不一样的。所以笼统地说他们誰大誰小是错误的
八进制数(17)8比十进制数(16)10小。( )
我的答案:√ //
格雷码具有任何相邻码只有一位码元不同的特性。( )
我的答案:√
当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。( )
我的答案:√//偶数为0奇数为1
占空比的公式为:q = t w / T,则周期T越大占空比q越小。( )
我的答案:×//占空比不是周期自己决定的还有t w
在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( )
我的答案:√
逻辑变量的取值,1比0大。( )
我的答案:×
上面这道判断题最快速的方法是代数逻辑数值比如A=1,B=1能快速得出答案
因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。( )
我的答案:×
答案:× 这些概念上面给出的另一篇文章的链接里面都有就不一一解释
逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。( )
我的答案:√
若两个函数具有不同的真值表,则两个逻辑函数必然不相等。( )
我的答案:√
异或函数与同或函数在逻辑上互为反函数。( )
我的答案:√
TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )
我的答案:√
CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。( )
我的答案:√
一般TTL门电路的输出端可以直接相连,实现线与。( )
我的答案:×
TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。( )
我的答案:√
三态门的三种状态分别为:高电平、低电平、不高不低的电压。( )
我的答案:× //三种状态:高电平,低电平,高阻态(就是高阻抗(电阻很大,相当于开路))
CMOS或非门与TTL或非门的逻辑功能完全相同。( )
我的答案:√
两输入端四与非门器件74LS00与7400的逻辑功能完全相同。( )
我的答案:√
普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )
我的答案:√
当TTL与非门的输入端悬空时相当于输入为逻辑1。( )
我的答案:√
TTL与非门的多余输入端可以接固定高电平。( )
我的答案:√
D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
我的答案:×
SR触发器的约束条件RS=0表示不允许出现R=S=1的输入。( )
我的答案:√
同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。( )
我的答案:√
主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( )
我的答案:√
若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,且令T=A。( )
我的答案:×
由两个TTL或非门构成的基本RS触发器,当R=S=0时,触发器的状态为不定。( )
我的答案:×
对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( )
我的答案:×
同步时序电路由组合电路和存储器两部分组成。( )
我的答案:√
组合电路不含有记忆功能的器件。( )
我的答案:√
时序电路不含有记忆功能的器件。( )
我的答案:√
异步时序电路的各级触发器类型不同。( )
我的答案:×
环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。( )
我的答案:×
环形计数器如果不作自启动修改,则总有孤立状态存在。( )
我的答案:√
计数器的模是指构成计数器的触发器的个数。( )
我的答案:× //计数器的模是指计数器输出的状态数目,和输入的脉冲数没有关系
计数器的模是指对输入的计数脉冲的个数。( )
我的答案:×
D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。( )
我的答案:×
在同步时序电路的设计中,若最简状态表中的状态数为2^N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。( )
我的答案:√
把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。( )
我的答案:×
同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器。( )
我的答案:×
博主主页有更多精彩内容:链接
以上是关于嗅探大厂学霸期末笔记之——数字逻辑与数字系统 “考前速成”(附带解释)的主要内容,如果未能解决你的问题,请参考以下文章