[从零开始学习FPGA编程-54]:高阶篇 - 基于IP核的FPGA开发-PLL锁相环IP核的原理与配置(Altera)
Posted 文火冰糖的硅基工坊
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了[从零开始学习FPGA编程-54]:高阶篇 - 基于IP核的FPGA开发-PLL锁相环IP核的原理与配置(Altera)相关的知识,希望对你有一定的参考价值。
作者主页(文火冰糖的硅基工坊):文火冰糖(王文兵)的博客_文火冰糖的硅基工坊_CSDN博客
本文网址:
前言:
现代数字电路少不了时钟,时钟是时序电路的心跳,没有时钟,时序电路就无法工作,但是不同功能的时序电路,其所需要的时钟频率是不同的,不太可能为所有不同的时序电路准备不同的物理晶振,这时候,就需要一种机制,能够为FPGA内部的硬件电路产生各种频率的时钟。
有两种方式来产生所需要频率的时钟:(1)通过FPGA外部的、独立的PLL锁相环芯片生成所需要的时钟;(2)通过FPGA内部的PLL锁相环IP核生成FPGA内部逻辑所需要的时钟;本文介绍的是第二种方法,因为FPGA常见已经提供了标准的PLL锁相环IP核,当然,如果使用FPGA 锁相环IP核,自然会消耗FPGA内部的门电路。
第1章 PLL锁相环的通用原理
1.1 PLL的概念
以上是关于[从零开始学习FPGA编程-54]:高阶篇 - 基于IP核的FPGA开发-PLL锁相环IP核的原理与配置(Altera)的主要内容,如果未能解决你的问题,请参考以下文章
[从零开始学习FPGA编程-53]:高阶篇 - 基于IP核的FPGA开发-PLL锁相环IP核的原理与配置(Xilinx)
[从零开始学习FPGA编程-2]:本系列主要内容预览(持续更新):快速入门篇提升篇高阶篇
[从零开始学习FPGA编程-21]:进阶篇 - 架构 - VerilogHDL编码规范
[从零开始学习FPGA编程-49]:视野篇 - 芯片是如何被设计出来的?