基于小波shint/DCT编码压缩解压缩的FPGA实现
Posted fpga&matlab
tags:
篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了基于小波shint/DCT编码压缩解压缩的FPGA实现相关的知识,希望对你有一定的参考价值。
部分核心verilog代码
shint小波变化部分:
`timescale 1ns/10ps
module SPIHT_code(
i_clk,
i_rst,
i_images1,
i_images2,
o_dout,
o_SPIHT
);
input i_clk;
input i_rst;
input [15:0]i_images1;
input [15:0]i_images2;
output[1:0]o_dout;
output[15:0]o_SPIHT;
wire [5:0] wDataPath;
wire wLL3_Done;
wire [1:0] wDone;
wire [2:0] wPass;
wire set_datapath,set_ll3;
wire [17:0]address_datapath,address_ll3;
delays delays_u(
.i_clk (i_clk),
.i_rst (i_rst),
.i_R (wDataPath[5]),
以上是关于基于小波shint/DCT编码压缩解压缩的FPGA实现的主要内容,如果未能解决你的问题,请参考以下文章
基于SPIHT小波变换的图像解压缩matlab仿真,输出PSNR值评价图像解压后质量