关于FPGA仿真软件modelsim的问题

Posted

tags:

篇首语:本文由小常识网(cha138.com)小编为大家整理,主要介绍了关于FPGA仿真软件modelsim的问题相关的知识,希望对你有一定的参考价值。

是用modelsim 10.0c 出现一个问题,就是如果电脑连着网,仿真就无法进行,会开在某个地方,如果断网了,就能正常运行,有谁遇到相似的情况啊?

参考技术A 把网断了仿真吧,应该是软件破解的问题 参考技术B 和谐版本的原因吧。

如何使用modelsim独立仿真VIVADO2014.4生成的IP

在FPGA的设计中,仿真环节特别是功能仿真是极其重要的,可以提前发现bug,减少很多的调试时间。一般情况下,一个完整的仿真流程包括:1. RTL设计,最简单的情况就是使用HDL编写了一段代码。2.行为仿真:仅仅验证编写的代码在理论上可以实现我们的意图。3.综合,把HDL语言/原理图转换为网表netlist,然后执行综合后仿真。4.布局布线,即把我们的代码映射为到FPGA中的寄存器等环节然后连线等。然后执行布局布线后的仿真,这个步骤类似于硬件在回路仿真HLS的意思,但是还不是完全的HLS,因为这个“硬件”是在软件中模拟的,并没有生成bit流连接到真正的硬件中,但是因为它是基于门电路的仿真,考虑了器件和走线的延时等因素,所以比较真实,当然仿真速度也比步骤2慢了不少。5.调试;必要的话也可以执行HLS。在最新的Vivado套件中,我们可以使用的官方工具为Vivado Simulator,也可以使用第三方仿真器,包括Mentor Graphics QuestaSim/ModelSim、Cadence Incisive Enterprise Simulator (IES)、Synopsys VCS/VCS MX、Aldec Active-HDL/Rivera-PRO等。因为不同的第三方软件还需要额外的license,所以这里暂时使用自带的Vivado Simulator来体验它的强大功能。在Vivado开发环境中,新建或者打开以前建立的工程,然后点击菜单栏的File,选择Add Source,然后添加仿真源文件,如图1所示。 [[wysiwyg_imageupload:992:]]图1 添加仿真源文件因为我们还没有建立测试脚本,所以接下来要新建一个,在选择好文件名、保存位置之后点击finish,此时会出现测试文件的定义窗口,和新建一个hdl文件是类似的,在此定义了前面使用的PI调节器的输入、输出端口,如图2所示。 [[wysiwyg_imageupload:993:]]图2 配置输入输出完成之后就回到了Vivado开发环境。此时我们Vivado开发环境的高效之处之一,就是能够定义多个仿真集合,例如,有的用来做前面步骤2的仿真,有的来做步骤4的仿真,还有的配置了别的信号特征等;这些很容易更改,如图3所示。目前唯一不太方便的是菜单栏上没有导航窗口,需要记在快捷键Ctrl+S进行快捷保存。 [[wysiwyg_imageupload:994: 参考技术A   您好,我来为您解答:
  倒库,把Xilinx的库导到modelsim下面去,然后使用。
  希望我的回答对你有帮助。本回答被提问者和网友采纳

以上是关于关于FPGA仿真软件modelsim的问题的主要内容,如果未能解决你的问题,请参考以下文章

Xilinx ISE如何调用Modelsim进行联合仿真

FPGA学习-5:仿真

如何用ModelSim对Xilinx ISE产生的网表进行仿真

FPGA与simulink联合实时环路系列—开篇

为啥用modelsim6.5进行FPGA的时序仿真,会出现如下情况

ModelSim仿真流程